Differences
This shows you the differences between two versions of the page.
Both sides previous revision Previous revision Next revision | Previous revision | ||
informatyka:podstawy-dzialania-komputera:przerzutniki_flip_flop [2024/07/01 21:24] – kawcix | informatyka:podstawy-dzialania-komputera:przerzutniki_flip_flop [2024/07/01 22:57] (current) – kawcix | ||
---|---|---|---|
Line 1: | Line 1: | ||
- | ====== Przerzutniki (flip flops) ====== | + | ====== |
| | ||
Line 22: | Line 22: | ||
Stan w którym oba wejścia są w stanie wysokim jest stanem zabronionym. Jest on niezgodny z definicją stanów wyjściowych przerzutnika | Stan w którym oba wejścia są w stanie wysokim jest stanem zabronionym. Jest on niezgodny z definicją stanów wyjściowych przerzutnika | ||
+ | |||
+ | ==== Przerzutnik zbudowany z dwóch bramek nor ==== | ||
+ | |||
{{: | {{: | ||
Przykład jego działania: | Przykład jego działania: | ||
+ | |||
+ | {{ : | ||
+ | |||
+ | ==== Przerzutnik zbudowany z dwóch bramek nand ==== | ||
+ | |||
+ | {{ : | ||
+ | |||
+ | Wejścia przerzutnika z bramek NAND są zanegowane, co oznacza że stanem aktywnym jest logiczne 0. | ||
+ | |||
+ | W stanie zabronionym na obu wyjściach pojawia się logiczna 1. | ||
+ | ===== Przerzutnik typu D ===== | ||
+ | Jest on synchroniczny. Przerzutnik ten przepisuje stan wejścia informacyjnego D na wyjście Q. Przepisanie informacji następuje tylko przy odpowiednim stanie wejścia zegarowego. | ||
+ | {{: | ||
+ | Przykład działania: | ||
+ | {{ : | ||
+ | W moim przykładzie zegar " | ||
+ | W pamięci ram zegar ten tyka np z częstotliwością 2400000000 Hz... | ||